1樓:
2樓:匿名使用者
這個有不同封裝的,外形也不同.
80c51微控制器引腳圖及引腳功能介紹
3樓:寒夢夜雨花
80c51微控制器有40個引腳大致可分為4類:電源、時鐘、控制和i/o引腳。
1、電源:
(1)vcc - 晶元電源,接+5v;
(2) vss - 接地端;
2、時鐘:xtal1、xtal2 - 晶體振盪電路反相輸入端和輸出端。
3、控制線:控制線共有4根,
(1)ale/prog:位址鎖存允許/片內eprom程式設計脈衝。
ale功能:用來鎖存p0口送出的低8位位址。
prog功能:片內有eprom的晶元,在eprom程式設計期間,此引腳輸入程式設計脈衝。
(2) psen:外rom讀選通訊號。
(3)rst/vpd:復位/備用電源。
rst(reset)功能:復位訊號輸入端。
vpd功能:在vcc掉電情況下,接備用電源。
(4)ea/vpp:內外rom選擇/片內eprom程式設計電源。
ea功能:內外rom選擇端。
vpp功能:片內有eprom的晶元,在eprom程式設計期間,施加程式設計電源vpp。
4樓:一起打飛機
管腳說明:
vcc:供電電壓。
gnd:接地。 p0口:
p0口為乙個8位漏級開路雙向i/o口,每腳可吸收8ttl門電流。當p0口的管腳第一次寫1時,被定義為高阻輸入。p0能夠用於外部程式資料儲存器,它可以被定義為資料/位址的低八位。
在fiash程式設計時,p0 口作為原碼輸入口,當fiash進行校驗時,p0輸出原碼,此時p0外部必須接上拉電阻。 p1口:p1口是乙個內部提供上拉電阻的8位雙向i/o口,p1口緩衝器能接收輸出4ttl門電流。
p1口管腳寫入1後,被內部上拉為高,可用作輸入,p1口被外部下拉為低電平時,將輸出電流,這是由於內部上拉的緣故。在flash程式設計和校驗時,p1口作為低八位位址接收。 p2口:
p2口為乙個內部上拉電阻的8位雙向i/o口,p2口緩衝器可接收,輸出4個ttl門電流,當p2口被寫「1」時,其管腳被內部上拉電阻拉高,且作為輸入。並因此作為輸入時,p2口的管腳被外部拉低,將輸出電流。這是由於內部上拉的緣故。
p2口當用於外部程式儲存器或16位位址外部資料儲存器進行訪問時,p2口輸出位址的高八位。在給出位址「1」時,它利用內部上拉優勢,當對外部八位位址資料儲存器進行讀寫時,p2口輸出其特殊功能暫存器的內容。p2口在flash程式設計和校驗時接收高八位位址訊號和控制訊號。
p3口:p3口管腳是8個帶內部上拉電阻的雙向i/o口,可接收輸出4個ttl門電流。當p3口寫入「1」後,它們被內部上拉為高電平,並用作輸入。
作為輸入,由於外部下拉為低電平,p3口將輸出電流(ill)這是由於上拉的緣故。 p3口也可作為at89c51的一些特殊功能口,如下表所示: 口管腳 備選功能 p3.
0 rxd(序列輸入口) p3.1 txd(序列輸出口) p3.2 /int0(外部中斷0) p3.
3 /int1(外部中斷1) p3.4 t0(記時器0外部輸入) p3.5 t1(記時器1外部輸入) p3.
6 /wr(外部資料儲存器寫選通) p3.7 /rd(外部資料儲存器讀選通) p3口同時為閃爍程式設計和程式設計校驗接收一些控制訊號。 rst:
復位輸入。當振盪器復位器件時,要保持rst腳兩個機器週期的高電平時間。 ale/prog:
當訪問外部儲存器時,位址鎖存允許的輸出電平用於鎖存位址的地位位元組。在flash程式設計期間,此引腳用於輸入程式設計脈衝。在平時,ale端以不變的頻率週期輸出正脈衝訊號,此頻率為振盪器頻率的1/6。
因此它可用作對外部輸出的脈衝或用於定時目的。然而要注意的是:每當用作外部資料儲存器時,將跳過乙個ale脈衝。
如想禁止ale的輸出可在sfr8eh位址上置0。此時, ale只有在執行movx,movc指令是ale才起作用。另外,該引腳被略微拉高。
如果微處理器在外部執行狀態ale禁止,置位無效。 /psen:外部程式儲存器的選通訊號。
在由外部程式儲存器取指期間,每個機器週期兩次/psen有效。但在訪問外部資料儲存器時,這兩次有效的/psen訊號將不出現。 /ea/vpp:
當/ea保持低電平時,則在此期間外部程式儲存器(0000h-ffffh),不管是否有內部程式儲存器。注意加密方式1時,/ea將內部鎖定為reset;當/ea端保持高電平時,此間內部程式儲存器。在flash程式設計期間,此引腳也用於施加12v程式設計電源(vpp)。
xtal1:反向振盪放大器的輸入及內部時鐘工作電路的輸入。 xtal2:
來自反向振盪器的輸出。
在8051微控制器中,reset是哪一引腳,表示什麼意思
5樓:匿名使用者
是第九個引腳,是復位訊號的輸入端,高電平有效。當微控制器執行時,在此引腳上加上持續時間大於2個機器週期的高電平是,就可以完成復位操作。微控制器正常工作時,此引腳應為小於等於0.
5v低電平。
此引腳還有第二功能,即為備用電源的輸入端。
6樓:匿名使用者
第9引腳,表示「復位」
8051微控制器引腳ale的作用是什麼
7樓:娛樂小八卦啊
在flash程式設計期間,此引腳用於輸入程式設計脈衝。
在平時,ale端以不變的頻率週期輸出正脈衝訊號,此頻率為振盪器頻率的1/6。因此它可用作對外部輸出的脈衝或用於定時目的。然而要注意的是:
每當用作外部資料儲存器時,將跳過乙個ale脈衝。
如想禁止ale的輸出可在sfr8eh位址,上置0。此時,ale只有在執行movx,movc指令是ale才起作用。另外,該引腳被略微拉高。
如果微處理器在外部執行狀態ale禁止,置位無效。
當訪問外部儲存器時,ale作為鎖存擴充套件位址的低8位位元組的控制訊號。當訪問外部資料儲存器時,ale以十二分之一振盪頻率輸出正脈衝,同時這個引腳也是eprom程式設計時的程式設計脈衝輸入端。
擴充套件資料
8051微控制器各種引腳的用法及功能解析
時鐘電路引腳xlal2(18腳):接外部晶體和微調電容的一端。若需採用外部時鐘電路時,該引腳輸入外時鐘脈衝,要檢查8051的振盪電路是否正確工作,可用示波器檢視xlal2端是否有脈衝訊號輸出。
時鐘電路引腳xlal1(19腳):接外部晶體的微調電容的另一端。在片內它是振盪電路方相放大器的輸入端。在採用外部時鐘時,該引腳必須接地。
rst(9腳):rst是復位訊號輸入端,高電平有效。當此輸入端保持兩個機器週期,即24個時鐘振盪週期的高電平時,就可以完成復位操作。
rst引腳的第二功能是vpd,即備用電源的輸入端。當主電源vcc發生故障降低到低電平規定值時,將+5v電源自動接入rst端,為ram提供備用電源,以保證儲存在ram中的資訊不丟失,以使電源正常後能繼續正常執行。
pscn(29腳):程式儲存器允許輸出訊號端。在訪問片外程式儲存器時,此端 口定時輸出脈衝作為讀片外程式儲存器的選通訊號。
此引腳eprom的oe端,pscn端有效,即允許讀出片外eprom中的指令碼。cpu在外部eprom取指區間,pscn訊號在每個機器週期中有兩個有效。
pscn端同樣可驅動8個ls型ttl。要檢查乙個8051小系統上電後cpu能否正確到eprom中讀取指令碼,也可用示波器看psen端無脈衝輸出,如有,說明基本上正常工作。
8樓:生活如歌
ale:位址鎖存有效訊號。
51微控制器設計資料匯流排與低8位位址匯流排合用p0口,因此在擴充套件外部三匯流排時為了分清哪是資料,哪是位址,cpu通過ale引腳來發出訊號,當發位址穩定後發出乙個ale 訊號,這個訊號一般通過鎖存器(比如74ls373)接收,並把p0口的位址訊號儲存到鎖存器中。
80c51微控制器引腳圖及引腳功能介紹
9樓:go陌小潔
微控制器的40個引腳大致可分為4類:電源、時鐘、控制和i/o引腳。
⒈ 電源:
⑴ vcc - 晶元電源,接+5v;
⑵ vss - 接地端;
⒉ 時鐘:
xtal1、xtal2 - 晶體振盪電路反相輸入端和輸出端。
⒊ 控制線:控制線共有4根,
⑴ ale/prog:位址鎖存允許/片內eprom程式設計脈衝 ① ale功能:用來鎖存p0口送出的低8位位址
② prog功能:片內有eprom的晶元,在eprom程式設計期間,此引腳輸入程式設計脈衝。
⑵ psen:外rom讀選通訊號。
⑶ rst/vpd:復位/備用電源。
① rst(reset)功能:復位訊號輸入端。
② vpd功能:在vcc掉電情況下,接備用電源。
⑷ ea/vpp:內外rom選擇/片內eprom程式設計電源。
① ea功能:內外rom選擇端。
② vpp功能:片內有eprom的晶元,在eprom程式設計期間,施加程式設計電源vpp。
⒋ i/o線
80c51共有4個8位並行i/o埠:p0、p1、p2、p3口,共32個引腳。 p3口還具有第二功能,用於特殊訊號輸入輸出和控制訊號(屬控制匯流排)。
p0口輸入時需要接上拉電阻才能置1:
10樓:匿名使用者
首先我們來連線一下微控制器的引腳圖,如果,具體功能在下面都有介紹。
微控制器的40個引腳大致可分為4類:電源、時鐘、控制和i/o引腳。
⒈ 電源: ⑴ vcc - 晶元電源,接+5v; 內容來自微控制器之家www.dpj100.com
⑵ vss - 接地端;
⒉ 時鐘:xtal1、xtal2 - 晶體振盪電路反相輸入端和輸出端。 內容來自微控制器之家www.dpj100.com
⒊ 控制線:控制線共有4根, 內容來自微控制器之家www.dpj100.com
⑴ ale/prog:位址鎖存允許/片內eprom程式設計脈衝
① ale功能:用來鎖存p0口送出的低8位位址
② prog功能:片內有eprom的晶元,在eprom程式設計期間,此引腳輸入程式設計脈衝。 內容來自微控制器之家www.dpj100.com
⑵ psen:外rom讀選通訊號。
⑶ rst/vpd:復位/備用電源。
① rst(reset)功能:復位訊號輸入端。
② vpd功能:在vcc掉電情況下,接備用電源。
⑷ ea/vpp:內外rom選擇/片內eprom程式設計電源。
① ea功能:內外rom選擇端。
② vpp功能:片內有eprom的晶元,在eprom程式設計期間,施加程式設計電源vpp。
⒋ i/o線
80c51共有4個8位並行i/o埠:p0、p1、p2、p3口,共32個引腳。p3口還具有第二功能,用於特殊訊號輸入輸出和控制訊號(屬控制匯流排)。
80c51微控制器的RST引腳有什麼作用?有哪幾種復位方式?復位後的狀態是什麼
風翼殘念 1 rst 引導內部復位程式或電路。可以看到sfr的復位值,在等待時鐘電路穩定工作的同時,提高抗干擾能力,提供有效的重啟方法。目的是再生微控制器。2 復位方法 需要rst保持高電平一段時間,通常通過給rc電路或專用電源監控晶片上電來完成。51微控制器高電平復位。如果 rst 引腳在 2 個...
51微控制器c語言程式注釋標註,51微控制器C語言程式注釋標註
四喜丸子 按鍵掃瞄顯示程式,這有什麼難的?自己每一句照著分析分析不就行了。微控制器c語言程式設計,中間幾段程式注釋不會寫,一些步驟看不懂,望講解 20 考試翻版 微控制器的東西要看晶元的資料手冊,裡面有很多講解,其實微控制器裡特定的位址代表了微控制器特定的功能,你賦特定的值就會啟動或關閉功能,微控制...
你對c51微控制器的看法,C51微控制器。XX!你怎麼看?
我認為初學者還是要從51開始。雖然很多人建議說不要再學51了,退出時代了。這話就像說有了c語言就別學彙編了一樣。我一直在學51,現在開始學430,雖然剛開始學,但是對430學習還是很有信心的,而且遇到的困難可以很快的解決,這都歸於學習51的透徹吧。別人說我怎麼學51這麼久,我給自己定的目標是,如果5...