1樓:小洛答疑
在實際電路中,與非門和空閒與非門的輸入引腳應連線到高電平(即通過電阻連線到電源的正電壓)。
進入數字閘電路章節。首先,ttl與非門的兩個輸入端是乙個帶有兩個發射器的三極體,並且懸浮端子a的電平被另乙個輸入端子b鉗制,因為它們具有相同的基極c,電壓為b+0.7,a=c-0.7=b;y=(ab)'=(bb)'=b'=(1b)'=b';因此,所選擇的零端子相當於連線到高電平。
一般來說,我們在製作電路板時用錫來固定無用的腳,而不是把腳連到電路上,也就是說,把腳放在空氣中。
擴充套件資料:
ttl電平訊號是計算機控制裝置內部資料傳輸的理想訊號。首先,由計算機處理器控制的裝置內部的資料傳輸不需要高電源和低熱損耗。另外,ttl電平訊號直接與積體電路相連,無需昂貴的線路驅動和接收電路。
此外,在計算機處理器控制的裝置內部進行高速資料傳輸,ttl介面的操作可以滿足這一要求。在大多數情況下,ttl通訊採用並行資料傳輸,不適合10英呎以上的距離。
這是由於可靠性和成本。由於併聯介面的相位和不對稱問題,影響了系統的可靠性。
在數位電路中,ttl電子元件構成了電路中使用的電平。電平為電壓範圍,規定輸出高電平大於2.4v,輸出低電平小於0.
4v。在室溫下,一般輸出高電平為3.5v,輸出低電平為0.
2v。最小輸入高電平和低電平:輸入高電平》=2.
0v,輸入低電平<=0.8v,雜訊容限為0.4v。
2樓:輝浩女
ttl輸入端懸空的效果跟輸入高電平的情況相同,如果輸入低電平的話,無論其他輸入是低還是高,都無意義,因為它們與非結果都為1。所以當輸入為高或懸空的時候,與非門才有意義。注意:
cmos與非門沒有懸空狀態。
為什麼ttl與非門懸空時相當於邏輯"1"電平?cmos能否這樣處理?
3樓:匿名使用者
ttl與非門懸空時相當於邏抄輯1電平,也就是相當bai於輸入為高電平du。因為ttl器件是
zhi三極體電流放大器件組dao成的電路,與非門的輸入是三極體npn結構的發射極,三極體的基極通過電阻和電源正連線,所以懸空時有電源電壓通過電阻和pn結使輸入為高電平電位。cmos器件不能這樣處理,cmos是電壓放大器件,輸入不能懸空。
組合邏輯電路中為什麼ttl與非門電路的輸入端懸空時,相當於高電平輸入?
4樓:短短長長長短
在實際電路中,與非門和空閒與非門的輸入引腳應連線到高電平(即通過電阻連線到電源的正電壓)。
進入數字閘電路章節。首先,ttl與非門的兩個輸入端是乙個帶有兩個發射器的三極體,並且懸浮端子a的電平被另乙個輸入端子b鉗制,因為它們具有相同的基極c,電壓為b+0.7,a=c-0.7=b;y=(ab)'=(bb)'=b'=(1b)'=b';因此,所選擇的零端子相當於連線到高電平。
一般來說,我們在製作電路板時用錫來固定無用的腳,而不是把腳連到電路上,也就是說,把腳放在空氣中。
擴充套件資料:
ttl電平訊號是計算機控制裝置內部資料傳輸的理想訊號。首先,由計算機處理器控制的裝置內部的資料傳輸不需要高電源和低熱損耗。另外,ttl電平訊號直接與積體電路相連,無需昂貴的線路驅動和接收電路。
此外,在計算機處理器控制的裝置內部進行高速資料傳輸,ttl介面的操作可以滿足這一要求。在大多數情況下,ttl通訊採用並行資料傳輸,不適合10英呎以上的距離。
這是由於可靠性和成本。由於併聯介面的相位和不對稱問題,影響了系統的可靠性。
在數位電路中,ttl電子元件構成了電路中使用的電平。電平為電壓範圍,規定輸出高電平大於2.4v,輸出低電平小於0.
4v。在室溫下,一般輸出高電平為3.5v,輸出低電平為0.
2v。最小輸入高電平和低電平:輸入高電平》=2.
0v,輸入低電平<=0.8v,雜訊容限為0.4v。
5樓:匿名使用者
ttl與非門電路的輸入端是三極體的形式,輸入端是發射極,在輸入端的pn結上,有電阻在內部和電源端vdd連線,所以懸空時,vdd通過電阻和pn接,使得ttl與非門電路的輸入端為高電平。
6樓:
從原理圖上看,如ttl與非門的輸入端是npn 三極體的發射極,三極體的
基極有電阻接電源vcc,
當三極體的輸入端懸空時,三極體的基極到發射極無電流,三極體截止,通過放大反相使得輸出為低電平。所以輸入端懸空相當於邏輯高電平。實際電路中ttl與非門輸入端可以懸空
為什麼ttl與非門電路的輸入端懸空時,可看作高電平輸入?不用的輸入端應如何處理?
7樓:
ttl與非門電路輸入端懸空時,輸入可看為高電平輸入。因為ttl與非門的輸入端是npn三極體從發射極輸入結構。基極有電阻接電源vcc,發射極可是多個,每個即是乙個輸入端,當輸入懸空時,vcc電源電壓通過電阻連到三極體基極,基極到輸入端是pn結構,所以懸空時輸入為高電平。
不用的輸入端可連線到電源電壓vcc,這樣即抗干擾有不影響與非運算,也可將不用的輸入端和用的輸入端連在一起當乙個輸入端用。
TTL與非門如果有多餘輸入端能不能接地?為什麼?TTL或非門
是皮皮拐啊 ttl與非門如果有多餘輸入端能接地,ttl與非門的多餘輸入端可以接高電平vcc。ttl的電源工作電壓是5v,所以ttl的電平是根據電源電壓5v來定的。cmos電平,cmos的電源工作電壓是3v 18v,cmos的電源工作電壓範圍寬,如果你的cmos的電源工作電壓是12v,那麼這個cmos...
將二輸入端的與非門或非門異或門作為反相器使用時各輸入
奶味女人 與非門邏輯表示式 y a b 或非門邏輯表示式 f a b 與非門 英語 nand gate 是數位電路的一種基本邏輯電路。是與門和非門的疊加,有多個輸入和乙個輸出。若當輸入均為高電平 1 則輸出為低電平 0 若輸入中至少有乙個為低電平 0 則輸出為高電平 1 與非門可以看作是與門和非門的...
TTL反相器輸入端直接接地 非閘電路 輸出為什麼電平,入端對地接20K歐電阻時,輸出為什麼電平
樓主問的是ttl反相器,樓上的說的卻都是cmos門的結論。ttl門和cmos門是不一樣的!對於cmos非門來說,情況不一樣。由於門中沒有電流流出,電阻上就不可能有壓降,因此不管接多大的電阻,輸入端都為低電平,輸出端也就一直是高電平。而就ttl非門而言,由於其結構不同於cmos非門,輸入端連線的接地電...